Paměťový čip SRAM CY7C1021DV33-10VXI, 1Mbit 64k x 16 bitů 1MHz, počet kolíků: 44, SOJ
- Skladové číslo RS:
- 194-8914
- Výrobní číslo:
- CY7C1021DV33-10VXI
- Výrobce:
- Infineon
Výroba ukončena
- Skladové číslo RS:
- 194-8914
- Výrobní číslo:
- CY7C1021DV33-10VXI
- Výrobce:
- Infineon
Specifikace
Technické reference
Legislativa a životní prostředí
Podrobnosti o výrobku
Výběrem jednoho nebo více atributů si najděte podobné produkty.
Vybrat vše | Atribut | Hodnota |
|---|---|---|
| Značka | Infineon | |
| Velikost paměti | 1Mbit | |
| Organizace | 64k x 16 bitů | |
| Počet slov | 64k | |
| Počet bitů na slovo | 16bit | |
| Maximální čas náhodného přístupu | 10ns | |
| Šířka adresové sběrnice | 16bit | |
| Frekvence hodin | 1MHz | |
| Typ časování | Asynchronní | |
| Typ montáže | Povrchová montáž | |
| Typ balení | SOJ | |
| Počet kolíků | 44 | |
| Rozměry | 1.13 x 0.405 x 0.12in | |
| Maximální provozní napájecí napětí | 3,3 V | |
| Výška | 3.05mm | |
| Minimální provozní teplota | -40 °C | |
| Šířka | 10.29mm | |
| Délka | 28.7mm | |
| Maximální pracovní teplota | +85 °C | |
| Vybrat vše | ||
|---|---|---|
Značka Infineon | ||
Velikost paměti 1Mbit | ||
Organizace 64k x 16 bitů | ||
Počet slov 64k | ||
Počet bitů na slovo 16bit | ||
Maximální čas náhodného přístupu 10ns | ||
Šířka adresové sběrnice 16bit | ||
Frekvence hodin 1MHz | ||
Typ časování Asynchronní | ||
Typ montáže Povrchová montáž | ||
Typ balení SOJ | ||
Počet kolíků 44 | ||
Rozměry 1.13 x 0.405 x 0.12in | ||
Maximální provozní napájecí napětí 3,3 V | ||
Výška 3.05mm | ||
Minimální provozní teplota -40 °C | ||
Šířka 10.29mm | ||
Délka 28.7mm | ||
Maximální pracovní teplota +85 °C | ||
Toto zařízení je vybaveno funkcí automatického vypnutí, která při zrušení výběru výrazně snižuje spotřebu energie. Zápis do zařízení se provádí pomocí vstupů Chip Enable (CE) a Write Enable (WE) LOW (Povolit čip (CE) a Write Enable (WE). Pokud je funkce Byte Low Enable (BLE) NÍZKÁ, data z I/o kolíků (I/O0 až I/O7) se zapíší do umístění uvedeného na adresách PIN (A0 až A15). Pokud je dolní úroveň aktivace Byte High Enable (BHE), jsou data ze vstupních/výstupních kolíků (I/O8 až I/O15) zapsána do umístění uvedeného na adresách PIN (A0 až A15). Čtení ze zařízení se provádí tak, že se Chip Enable (CE) (Aktivace čipu) a Output Enable (OE) LOW (Povolit výstup)) při vynucení vysokého zápisu (WE). Pokud je funkce Bit Low Enable (BLE) nízká, zobrazí se v I/O0 až I/O7 data z paměťového místa určeného adresovými kódy PIN. Pokud je funkce BHE (Byte High Enable) nízká, zobrazí se v I/O8 až I/O15 data z paměti. Úplný popis režimů čtení a zápisu naleznete v tabulce pravdy na konci tohoto datového listu.
Související odkazy
- Paměťový čip SRAM CY7C1021DV33-10VXI počet kolíků: 44, SOJ
- Paměťový čip SRAM CY7C1021DV33-10VXIT počet kolíků: 44, SOJ
- Paměťový čip SRAM CY7C1021D-10VXI počet kolíků: 44, SOJ
- Paměťový čip SRAM CY7C1018DV33-10VXI počet kolíků: 32, SOJ
- Paměťový čip SRAM CY7C1021D-10VXIT počet kolíků: 85, SOJ
- Paměťový čip SRAM CY7C1021DV33-10ZSXIT počet kolíků: 44, TSOP
- Paměťový čip SRAM CY7C1018DV33-10VXIT počet kolíků: 32, SOJ
- SRAM CY7C1019DV33-10VXI počet kolíků: 32, SOJ
